- 基于NI Multisim 11的PLD/PIC/PLC的仿真设计
- 聂典 李北雁等编著
- 399字
- 2020-08-27 03:59:02
1.2 NI Multisim11中的PLD仿真环境
下面先介绍一下怎样进入PLD编辑界面:
单击“Place”,在下拉菜单中选择“New PLD Subcircuit”选项,如图1.1.10所示。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0016_0002.jpg?sign=1739178057-eZwsaBcWuOi9EQJPk8LsgC5WkrhzFVuB-0-5538f15e66571e4b8e379a5fffde255a)
图1.1.10 选择“New PLD Subcircuit”选项
在下级菜单中选择“Creat empty PLD”选项,如图1.1.11所示。
单击“Next”按钮,在第一栏中填写要PLD的名称,例如在此输入“counter”,器件出现在清单上的位置,一般不填,如图1.1.12所示。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0017_0001.jpg?sign=1739178057-WcHDXeYEAbmqw6pwIEWpQKL51K0IdTgA-0-c77cc1e218502c991f3282dacab70b0b)
图1.1.11 选择“Creat empty PLD”选项
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0017_0002.jpg?sign=1739178057-2xGvKGwnaq2XxvwK71IShsdQ1mZ4TbjU-0-a0ea160beaa9e2e09866fecc2085dd36)
图1.1.12 输入PLD的名称
单击“Next”按钮,如图1.1.13所示。然后单击“Finish”按钮,如图1.1.14,一个空的PLD逻辑器件即构建完成了,下面进行内部的构造。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0017_0003.jpg?sign=1739178057-CtGzzO2Phvo7YcBaURxYAxdBlo6RQc4z-0-d7d4125054296f6c9d199320dd7458ed)
图1.1.13 名称输入后的下一个对话框
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0017_0004.jpg?sign=1739178057-Vx3OPvfsxBSsk9lqHVW14MP9YOWUCwPp-0-54526cea2edf2dcaefb8ac0e4a63369b)
图1.1.14 完成一个空的PDL逻辑器件的建立
将鼠标移到器件上,双击,将会出现如图1.1.15所示界面。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0018_0001.jpg?sign=1739178057-sjQnRCP8yJX3tbXMeJ5JfJT5T1dvr8fb-0-27888d3b3045cfde5c765c3b7933ebb6)
图1.1.15 双击新建器件后的对话框
单击“Edit HB/SC”按钮,将会出现PLD内部电路编辑界面,如图1.1.16所示。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0018_0002.jpg?sign=1739178057-xw91IOre70SMpkbX6wBHHRzmvwm5WcBe-0-c644bc3e565864ba13aa9da408827de0)
图1.1.16 PLD内部电路编辑界面
工作界面上的工具栏如图1.1.17所示。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0018_0003.jpg?sign=1739178057-JGNUtK6i3LVFOVMZyq892ZwkOy9QGKoY-0-883df63e2b3fd4a2b221d6e7ee02bc14)
图1.1.17 界面上的工具栏
重点介绍与PLD有关的第三排, 是输入端口,
是输出端口,
是双向连接器,
是PLD设置,
是PLD逻辑检查,
是把PLD生成VHDL语言。